2. Alat dan bahan [Kembali]
- Saat pratikum:
a.Panel DL 2203D
b.Panel DL 2203C
c.Panel DL 2203S
Gambar 2.1 Modul De Lorenzo
d.Jumper
3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja [Kembali]
Rangkaian ini bekerja sebagai register geser (shift register) 4-bit, menggunakan IC 74HC194. Prinsip kerjanya adalah menerima data masukan dari sakelar (D0, D1, D2, D3) dan menggeser data tersebut secara serial. Sakelar D0-D3 berfungsi sebagai input data paralel, sementara sakelar S0 dan S1 mengendalikan mode operasi dari IC, seperti geser ke kanan (SR), geser ke kiri (SL), atau muat data paralel. Sakelar MR berfungsi sebagai master reset untuk mengembalikan semua output ke keadaan awal, dan sakelar CLK menyediakan pulsa clock yang mengendalikan proses pergeseran. Output dari register geser (Q0-Q3) ditampilkan pada indikator digital, yang berubah sesuai dengan operasi yang dijalankan.
6. Analisa [Kembali]
1. Analisa perbedaan hasil jurnal dan percobaan dari dua ic yg digunakan (div 16 dan div 10)
- Div 16 (IC 7493)
IC ini merupakan pencacah biner yang menghitung dari biner 0-15 (ada 16 keadaan). Pada percobaan ini, IC 7493 dipengaruhi oleh pin B4 dan B5 yang terhubung ke pin clear, serta clock ke pin B6. Saat B4 dan B5 aktif, maka output akan ter riset ke 0 (0000), dan saat B4 atau B5 tidak aktif, output akan dipengaruhi oleh clock.
- DIv 10 (IC 74LS90)
IC ini merupakan pencacah biner yang menghitung dari 0-9 (ada 10 keadaan). Pada percobaan ini, IC ini dipengaruhi oleh B0 dan B1 yaang terhubung ke pin clear, yang saat aktif maka output akan ter riset ke 0 (0000). Sedangkan B2 dan B3 terhubung ke pin set yang saat aktif maka output akan ter set ke 9 (1001). Jika keduanya tidak aktif, maka output akan dipengaruhi oleh clock.
2. Analisa perbedaan hasil jurnal dan percobaan dari percobaan 1a dan 1b
Pada percobaan 1a, CKA dan CKB terhubung ke satu clock yang sama, sehingga Q0, (Q1, Q2, Q3) bekerja sendiri-sendiri dan tidak berkaitan. Akibatnya, output yang dihasilkan tidak berurutan (0-9) atau (0-15).
Pada percobaan 1b, CKA terhubung ke clock, sedangkan CKB terhubung ke output Q0 yang merupakan output dari CKA. Akibatnya Q0-Q3 berkaitan dan bekerjasama menghasilkan output yang berurutan (0-9) atau (0-15).
7. Link Download [Kembali]
- Download Rangkaian Simulasi Percobaan 3 [klik disini]
- Download Datasheet IC Flip-Flop 74HC194 [klik disini]
Tidak ada komentar:
Posting Komentar